+7 (812) 647 00 77
СПб, Средний пр-т ВО, 88 А, оф. 509
Microchip представляет первые тактовые буферы, соответствующие стандартам DB2000Q/QL, а также спецификациям PCIe Gen 4 и Gen 5 Low Jitter.

Microchip представляет первые тактовые буферы, соответствующие стандартам DB2000Q/QL, а также спецификациям PCIe Gen 4 и Gen 5 Low Jitter.

01.08.2019
Тактовый буфер PCIe с 20 выходами подходит для серверов следующего поколения, центров обработки данных, устройств хранения данных и других приложений PCIe.


Какие задачи решает новый буфер?


  Центры обработки данных переходят на более широкую пропускную способность и быструю инфраструктуру, а потребность в высокопроизводительных устройствах синхронизации становится критической. Четыре новых дифференциальных тактовых буфера с 20 выходами, которые превышают стандарты PCIe® Gen 5 для приложений центров обработки данных следующего поколения, теперь доступны от Microchip Technology Inc.):
• ZL40292 (оконечная нагрузка 85 Ом) и ZL40293 (оконечная нагрузка 100 Ом) специально разработаны для соответствия новой спецификации DB2000Q;
• L40294 (оконечная нагрузка 85 Ом) и ZL40295 (оконечная нагрузка 100 Ом) разработаны в соответствии с отраслевым стандартом DB2000QL.

Все новые устройства также соответствуют спецификациям PCIe Gen 1,2,3 и 4.

Каждый буфер — это дополнение к наборам микросхем, где требуются распределение по нескольким периферийным компонентам, таким как центральные процессоры, полевые программируемые массивы шлюзов FPGA и физические уровни PHY на серверах центров обработки данных и устройствах хранения, а также других приложениях PCIe.

Низкие аддитивные вибрации устройств, составляющее приблизительно 20 фемтосекунд (~ 20 фс), намного лучше данных спецификации DB2000Q/QL, составляющую 80 фемтосекунд (80 фс). Это обеспечивает проектировщикам большие запасы, чтобы соответствовать жестким временным ограничениям, бюджетам и одновременно увеличивать скорость передачи данных. Эти устройства будут минимизировать вибрации при распределении тактовых импульсов до 20 выходов, тем самым поддерживая целостность и качество тактового сигнала через буфер.

Новые буферы обеспечивают низкое рассеивание мощности и обеспечивают значительную экономию энергопотребления, благодаря использованию низкоэнергетической высокоскоростной логики управления током LP-HCSL. По сравнению со стандартным HCSL LP-HCSL потребляет треть энергии, что приводит к значительному снижению энергопотребления. Эта функция также дает клиентам возможность вести более длинные трассировки на своей плате, улучшая маршрутизацию сигналов, сокращая при этом компоненты и пространство на плате. Например, ZL40292 может устранить до 80 согласующих резисторов (по четыре на выход) по сравнению с традиционными буферами HCSL.

“Microchip продолжает разрабатывать решения для решения сложных сетевых приложений следующего поколения, таких как высокоскоростные центры обработки данных и корпоративная инфраструктура”, — сказал Рами Канама, вице-президент подразделения по синхронизации и коммуникациям Microchip. , “Клиенты, которым нужны тактовые буферы, совместимые с DB2000Q и DB2000QL, могут начать свои разработки уже сейчас благодаря раннему внедрению Microchip и превосходной производительности устройств PCIe Gen 5, предлагая инженерам более высокую рентабельность проектирования”.